# BAGIAN III WIDE AREA NETWORKS

# BAB 9 ASYNCHRONOUS DAN SYNCHROMOUS TRANSFER MODE

#### 9.1Pendahuluan

Data ditransfer melalui path komunikasi tunggal pada transmisi data secara serial dimana tiap elemen pensinyalan dapat berupa :

- kurang dari 1 bit : misalnya dengan pengkodean Manchester
- 1 bit : NRZ-L dan FSK adalah contoh-contoh analog dan digital
- lebih dari 1 bit : QPSK sebagai contohnya.

Dalambahasanini,kitamenganggapsatubitper elemen pensinyalan kecuali jika keadaan sebaliknya.

Synchronisasiadalah salah satu tugas utama dari komunikasi data. Suatu transmitter mengirim message 1bitpadasuatu waktumelalui suatu medium ke receiver. Receiver harus mengenal awal dan akhir dari blok-blok bit dan juga harus mengetahui durasi dari tiap bit sehinggadapatmen-sampellinetersebutdengantiming yang tepat untuk membaca tiap bit. Misalkan pengirim (sender) mentransmisi sejumlah bit-bit data. Pengirim mempunyai suatu clockyangmempengaruhitimingdaritransmisibit-bit. Sebagai contoh, jika data ditransmisi dengan10000bitspersecond(bps),kemudian1bitakanditransmisisetiap1/10000=0,1

millisecond (ms), sebagaiyangdiukurolehclock pengirim. Maka, receiver akan menentukan waktu yang cocok untuk sampel-sampelnya pada interval dari 1 bit time. Pada contoh ini, pensampling-an akan terjadi sekali setiap 0,1 ms. Jika waktu pen-sampling-an berdasarkan pada clocknyasendiri,makaakantimbulmasalah jika clock-clock transmitter dan reciver tidak disamakan dengan tepat. Jika ada perbedaan 1 persen(clock receiver 1 persen lebih cepat atau lebih lambat daripada clock transmitter), maka pen-sampling-an pertama 0,001 ms melesetdaritengahbit(tengahbitadalah0,05ms dari awal dan akhir bit). Setelah sampel-sampel mencapai 50ataulebih, receiver akanerrorkarenapen-sampling-annya dalambittime yangsalah(50x0,001=0,05ms). Untuk perbedaan timing yang kecil, error akan terjadi kemudian,tetapikemudianreceiverakankeluar dari step transmitter jika transmitter mengirim aliranbityangpanjangdanjikatidakadalangkah-langkahyangmen-synchron-kantransmitter dan receiver.

#### 9.2TransmisiAsynchronous

Strategi dari metode ini yaitu mencegah problem timing dengan tidak mengirim aliran bit panjangyangtidakputus-putusnya.Melainkandataditransmisiperkarakter pada suatu waktu, dimana tiapkarakter adalah 5sampai 8bitpanjangnya. Timing atau synchronisasi harus dipertahankanantaratiapkarakter;receivermempunyai kesempatan untuk men-synchron-kan awaldaritiapkarakterbaru.Gambar9.1menjelaskansuatucontohuntukteknikini.Gambar 9.1a,ketikatidakadatransmisikarakter, line antara transmitter dan receiver dalam keadaan "idle".ldleadalahekuivalen untukelemenpensinyalan bagibinary'1'. Awaldarisuatukarakter diisyaratkanolehsuatu**startbi**tdenganbinary'0'.Kemudiandiikuti oleh 5 sampai 8 bit yang membentuk karakter tersebut. Bit-bit dari karakter itu ditransmisi dengan diawali least significantbit(LSB). Biasanya, bit-bitkarakterinidiikuti oleh suatuparity bityang berada posisimost-significant-bit(MSB). Paritubittersebutdiset olehtransmittersedemikianseperti totaljumlahbinary'1'dalamkarakter;termasukparitybit-nya,adalah genap (even parity) atau ganjil(oddparity),tergantungpadakonversiyangdipakai.Elementerakhiryaitu**stop**,yang

merupakan suatu binary '1'. Panjang minimum dari stop biasanya 1;1,5 atau 2 kali durasi dari bit. Sedangkan maksimumnya tidak dispesifikasikan. Karena stop sama dengan kondisi idle, makatransmitterakanmelanjutkantransmisisinyalstopsampaisiapuntukmengirimkarakter berikutnya.



Gambar 9.1. Transmisi asynchronous.

Gambar9.1cmemperlihatkanefektiming error yang menyebabkan error pada penerimaan. Disinidianggapbahwadataratenya10000bps;olehkarenaitutiapbitmempunyai durasi 0,1 msatau100s.Anggaplah receiver terlambat 7persen atau 7 s per bit time. Dengan demikian receivermen-sampelkarakteryangmasuksetiap 93 s (berdasarkan pada clock transmitter). Sepertiterlihat, sampel terakhirmengalami error. Sebenarnya error ini menghasilkan dua macam error : pertama, sampel bit terakhir diterima tidak tepat; kedua, perhitungan bit

sekarangkeluardarikesepakatan. Jikabitke 7 adalah 1 dan bit ke 8 adalah 0 maka bit 8 akan dianggapsuatustartbit. Kondisiinidiistilahkan framingerror, yaitukarak terplusstartdan stop bit yang kadang-kadang dinyatakan suatu frame. Framing error juga jika beberapa kondisi noise menyebabkan munculnya kesalahan dari suatu start bit selama kondisi idle.

Komunikasiasynchronousadalahsederhanadan murah tetapi memerlukan tambahan 2 sampai3bitperkarakteruntuksynchronisasi. Persentase tambahan dapat dikurangi dengan mengirimblok-blokbityangbesarantarastart danstopbit,tetapiakanmemperbesar kumulatif timing error. Solusinya yaitu transmisi synchronous.

## 9.3TransmisiSynchronous

Dengantransmisisynchronous,adalevellaindarisynchronisasiyangperluagarreceiver dapatmenentukanawaldanakhirdarisuatublokdata. Untuk itu, tiap blok dimulai dengan suatu polapreamblebit dan diakhiri dengan pola postamble bit. Pola-pola ini adalah kontrol informasi. Frame adalah data plus kontrol informasi. Formatyangtepatdariframetergantungdari metode transmisinya, yaitu:

• Transmisi character-oriented, (lihat gambar 9.2a)

Blokdatadiperlakukansebagairangkaiankarakter-karakter(biasanya8bit karakter).

Semua kontrol informasi dalam bentuk karakter.

Framedimulaidengan1ataulebih'karaktersynchronisasi'yangdisebutSYN, yaitupolabitkhususyangmemberisinyalkereceiverbahwainiadalahawal

darisuatublok. Sedangkanuntuk postamble-nya juga dipakai karakter khusus yang lain. Jadi receiver diberitahu bahwa suatu blok data sedang masuk, oleh karakter SYN, dan menerima data tersebut sampai terlihat karakter postamble. Kemudian menunggupola SYN yang berikutnya. Alternatif lain yaitu dengan panjang frame sebagai bagian darikontrol informasi; receiver menunggukarakter SYN, menentukan panjang frame, membaca tanda sejumlah karakter dan kemudian menunggukarakter SYN berikutnya untuk memulai frame berikutnya.

#### Transmisi bit-oriented, (lihatgambar9.2b)

Blok data diperlakukan sebagai serangkaian bit-bit.

Kontrol informasi dalam bentuk 8 bit karakter.

Pada transmisi ini, preamble bit yang panjangnya 8 bit dan dinyatakan sebagai suatu flag sedangkan postamble-nya memakai flag yang sama pula.

Receiver mencari pola flag terhadap sinyal start dari frame. Yang diikuti oleh sejumlah kontrol field. Kemudian sejumlah data field, kontrol field dan akhirnya flag-nya diulangi.



#### Gambar 9.2 Transmisi Synchrounous

Perbedaan dari kedua metode diatas terletak padaformat detilnya dan kontrol informasinya. Keuntungan transmisi synchronous :

- Efisiendalamukuranblokdata;transmisiasynchronousmemerlukan20%ataulebih tambahan ukuran.
- · Kontrol informasi kurang dari 100 bit.

#### 9.4TeknikDeteksiError

Ketika suatu frame ditransmisikan, tiga klas probabilitas yang dapat muncul pada akhir penerimaan :

- Klas 1 (P<sub>1</sub>) :frametibatanpabit-biterror.
- Klas 2 (P<sub>2</sub>): frame tiba dengan satu atau lebih bit-bit error yang tidak terdeteksi.
- Klas3(P<sub>3</sub>):frametibadengansatuataulebihbit-biterroryangterdeteksidantidak ada bit-bit error yang tidak terdeteksi.

Persamaan dari probabilitas diatas dapat dinyatakan sebagai :

$$P_1 = (1 - P_B)^{nf}$$

$$P_2=1-P_1$$

```
\begin{array}{ll} \text{dimana} & \text{n}_\text{f=} \\ & \text{jumlah bit per frame} \end{array}.
```

P<sub>B</sub>=probabilitasyangdiberikanolehbitapapunadalaherror(konstan,tergantung posisi bit).

Teknikdeteksierrormenggunakanerror-detecting-code, yaitutambahanbityangditambah olehtransmitter. Dihitungsebagai suatufungsidari transmisi bit-bit lain. Pada receiver dilakukan perhitungan yang sama dan membandingkan kedua hasil tersebut, dan bila tidak cocok maka berarti terjadi deteksi error.

Tiga teknik yang umum dipakai sebagai deteksi error :

- Parity bit.
- Longitudinal Redudancy Check.
- Cyclic Redudancy Check.

#### PARITY CHECKS

Deteksibiterroryangpalingsederhanaparitybitpadaakhirtiapworddalamframe. Terdapat dua jenis parity bit ini :

- Even parity: jumlah dari binary '1' yang genap -->dipakai untuk transmisi asynchronous.
- Odd parity: jumlah dari binary '1' yang ganjil--> dipakai untuk transmisi synchronous.

Atau menggunakan operasi exclusive-OR dari bit-bit tersebut dimana akan menghasilkan binary'0'untukevenparitydanmenghasilkanbinary'1'untukoddparity.note : exclusive-OR dari 2 digit binary adalah 0 bila kedua digitnya adalah 0 atau keduanya = 1; jika digitnya beda maka hasilnya = 1.

Problem dari parity bit : Impulse noise yangcukup panjang merusak lebih dari satu bit, pada data rate yang tinggi.

Tiap-tiap karakter ditambahkan parity bit seperti sebelumnya atau dari gambar diatas dinyatakan sebagai :

```
\begin{array}{ll} R_{j}{=}\,b_{1j}\mathring{A}\,\,b_{2j}\mathring{A}...\,\,\mathring{A}b_n\\\\ \text{dimana}\  \  \, R_{j}{=}\\\\ \text{:} \end{array} \quad \text{parity bit dari karakter ke } j
```

b<sub>ij</sub>= bit ke i dalam karakter ke j

n = nomorbitdalamsuatukarakterataudinyatakansebagaiverticalredundancy check(VRC).

Sedangkan tambahannya, suatu parity bit yang dibentuk untuk tiap posisi bit yang melalui semua karakter atau dinyatakan sebagai longitudinal redundancy check (LRC) atau dinyatakan sebagai:

 $C_i = b_{i1} \mathring{A} b_{i2} \mathring{A} ... \mathring{A} b_{in}$ 

dimana: C<sub>i</sub>= parity check dari karakter ke i bit

m = nomor karakter dalam suatu frame.

Kelemahandariparitycheckuntuktiapjenisyaitutidakdapatmendeteksijumlaherror-error genap. misal:UntukVRC,bilasuatubitke1danke3darikarakterpertamaerrormakaolehreceiver tidakakandideteksi adanyaerror,demikianjugauntukLRC,bilakeadaandiatasterjadi ditambahjugabilabitke1danke3darikarakterkelimaerrormakaolehreceivertidakakan dideteksi adanya error.

#### CYCLIC REDUNDANCYCHECKS (CRC)

Diberikansuatuk-bitframeataumessage,transmitter membentuk serangkaian n-bit, yang dikenalsebagaiframechecksequence(FCS). Jadi frame yang dihasilkan terdiri dari k+n bits. Receiverkemudianmembagiframeyang datang dengan beberapa angka dan jika tidak remainder (sisa) dianggap tidak ada error.

Beberapa cara yang menjelaskan prosedur diatas, yaitu:

#### Modulo2 arithmetic

Menggunakan penjumlahan binary dengantan pacarry, dimanahan ya merupakan operasi exclusive-OR.

Untuk kepentingan ini didefinisikan:

T = (k + n) bit frame untuk ditransmisi, dengan n < k

M = k bit message, k bit pertama dari T

F = n bit FCS, n bit terakhir dari T

P = pattern dari n+1 bit.

Dimana : $T = 2^nM+F$ 

$$\underline{2M} = Q + \underline{R} P$$

Р

Karenapembaginyaadalahbinary,remaiderselalukurangdari1bitdibandingpembagi.Maka

:

$$T = 2 M + R$$

atau

$$T = 2M + R$$

P P

$$\underline{\mathsf{T}} = \mathsf{Q} + \underline{\mathsf{R}} + \underline{\mathsf{R}}$$

P P P

$$\underline{\mathsf{T}} = \mathsf{Q} + \underline{\mathsf{R}} + \underline{\mathsf{R}} = \mathsf{Q}$$

P P

Contoh: 1. Diketahui: message M = 1010001101 (10 bit)

pattern P = 110101 (6 bit)

FCS R = dikalkulasi (5 bit)

- 2. Message M dikalikan dengan 25, maka: 101000110100000
- 3. Kemudian dibagi dengan P:

```
110101011<--Q
P --> 110101ì101000110100000 <-- 2 M

110101
111011
111 010
110101
1 11110
110101
101100
110101
110101
110101
110101
110101
110101
110101
```

4. Remainder (R = 01110) ditambahkan ke  $2^n$  M untuk mendapatkan T = 10100011010110, yang ditransmisi [T =  $2^n$ M+R].

Jikatidakadaerror,makareceivermenerimaTsecarautuh.Frameyang diterima dibagi dengan P :

## <u>1101010110</u> 110101ì101000110101110 <u>110101</u> 11101 1

```
110101

111 010

110101

1 11110

110101

101111

110101

110101

00.
```

Karena tidak ada remainder maka dianggap tidak ada error.

Pattern P dipilih 1 bit lebih panjang dari pada FCS, dan bit pattern dipilih tergan tung ti peerrory ang diing inkan. Pada keada an minimum keduan yabaik tingkat highat aulow bit dari Pharus dipilih tergan tung ti peerrory ang diing inkan. Pada keada an minimum keduan yabaik tingkat highat aulow bit dari Pharus dipilih tergan tung ti peerrory ang diing inkan. Pada keada an minimum keduan yabaik tingkat highat aulow bit dari Pharus dipilih tergan tung ti peerrory ang diing inkan. Pada keada an minimum keduan yabaik tingkat highat aulow bit dari Pharus dipilih tergan tung ti peerrory ang diing inkan. Pada keada an minimum keduan yabaik tingkat highat aulow bit dari Pharus dipilih tergan tung ti peerrory ang diing ti peerrory and ti peerrory

1. Frame Tr yang dihasilkan dapat dinyatakan sebagai : Tr = T + E

dimana :T = frame yang ditransmisi

E = error pattern dengan 1 dalam posisi dimana terjadi error

Tr =frame yang diterima.

ReceiverakangagaluntukmendeteksierrorjikadanhanyajikaTrdapatdibagidenganP, yang jika dan hanya jika E dapat dibagi dengan P.

#### Polynomials

Dalam bentuk variabel x dengan koefisien-koefisien binary. Koefisien-koefisien tersebut berhubungandenganbit-bitdalambinarysehinggaprosesCRC-nyadapatdijabarkansebagai :

$$1.X M(X) = Q(X) + R(X)$$

$$P(X)$$
  $P(X)$ 

$$2.T(X)=X M(X)+R(X)$$

ErrorE(X)hanyatidakakanterdeteksibiladapatdibagidenganP(X).Error-erroryangdapat dideteksi yang tidak dapat dibagi oleh P(X):

- 1. Semua error bit tunggal.
- 2. Semua error bit ganda, sepanjang P(X) mempunyai faktor paling sedikit 3 syarat.
- 3. Jumlah error genap apapun, sepanjang P(X) mengandung faktor (X + 1).
- 4. Burst error apapun dengan panjang burst lebih kecil daripada panjang FCS.
- 5. Burst error yang paling besar.

Empat versi dari P(X) yang dipakai secara luas :

 $CRC-12=X^{12}+X^{11}+X^3+X^2+X+1$ , dipakaiuntuktransmisidari 6 bitkarakterdan membentuk 12 bit FCS

 $CRC-6 = X^{16}+X^{15}+X^2+1$ , } umum untuk 8 bit karakter dan keduanya

CRC-CCITT =  $X^{16}+X^{12}+X^5+1$ , menghasilkan 16 bit FCS.

CRC-32= $X^{32}+X^{26}+X^{23}+X^{22}+X^{16}+X^{12}+X^{11}+X^{10}+X^{8}+X^{7}+X^{5}+X^{4}+X^{2}+X+1$ , membentuk 32 bit FCS.

#### Shiftregisters dan gate exclusive-OR

Shiftregisteradalahdevicepenyimpanstring1bitdimanaterdapatsebuahlineoutput,yang mengindikasikan nilai yang dimuat, dan sebuah line input.

Seluruh register di-clock secara simultan, yang menyebabkan 1 bit bergeser sepanjang seluruh register . Sirkuit ini dapat dipenuhi sebagai berikut :

- 1. Register mengandung n bits, sama dengan panjang FCS.
- 2. Ada lebih dari n gate exclusive-OR.

3. Keberadaandanketiadaansuatugatetergantungpadakeberadaanatauketiadaan dari suatu syarat dalam polynomial pembagi, P(X).

MessagekemudianmasukperbitpadasuatuwaktudimulaidenganMSB.MessageMakan di-shift keregister dari inputbit.ProsesiniberlanjutsampaisemuabitdarimessageM ditambah5bitnol.5bitnolini menggeser M ke kiri 5 posisi untuk memuat FCS. Setelah bit terakhirdiproses,makashift register memuat remainder (FCS) yang mana akan ditransmisi kemudian.

Padareceiver,tiapbitMyangtiba,disisipike dalamshiftregister.Jika tidak ada error, shift register akan memuat bit pattern untuk R padaakhir dari M. Bit R yang ditransmisi sekarang mulaitibadanefeknyayaitume-nol-kanregisterpadaakhirpenerimaan,registermemuat semua nol.

#### FORWARD ERROR CORRECTION

Error-correctingcodesdinyatakansebagaiforwarderrorcorrection untuk mengindikasikan bahwareceiversedangmengoreksierror.Contohnya: padakomunikasi broadcast digunakan transmisi simplex.

Metode transmisi ulang dinyatakan sebagai backward error correction karena receiver memberi informasi balik ke transmitter yangkemudian mentransmisi ulang data yang error.

#### 9.5Interfacing

Gambar9.3memperlihatkaninterfacekemediumtransmisi. Dataterminal equipment (DTE) memakai sistim transmisi melalui perantaraan data circuit-terminating equipment (DCE). Contoh DCE: MODEM.

DCE harus bertanggung jawab untuk transmisi dan menerima bit-bit, pada suatu waktu, melalui suatu medium transmisi; danharus berinteraksi dengan DTE. Hal ini dilakukan melalui interchange circuit.

ReceiverdariDCEharusmemakaiteknikencodingyangsamasepertipadatransmitterdari DCE yang lain.

PasanganDTE-DCEharusdidisainuntukmempunyaiinterface-interfacepelengkapdanharus mampu berinteraksi secara efektif.

Digunakan standart physical layer protocols untuk interface antara DTE dan DCE.



(a) Generic interface to transmission medium



Gambar 9.3. Interfacing komunikasi data

Empat karakteristik penting dari interface :

Mekanikal, berhubungan dengan koneksi fisik sebenarnya dari DTE dan DCE.

- Elektrikal,yaitumengenaileveltegangandantimingdariperubahantegangan;dan juga menentukan data rate dan jarak yang dapat dicapai.
- Fungsional, merinci fungsi yang dilaksanakan yang diperuntukkan bagi berbagai interchangecircuits;dapatdiklasifikasikan menjadi kategori dari data, kontrol, timing dan ground.
- Prosedural, merinci serangkaian kejadian pada transmisi data, berdasarkan pada karakteristik fungsional dari interface.



Gambar 9.4. Pin-pin dalam konektor EIA-232-D

Beberapa standard untuk interfacing:

EIA-232-D

- EIA-530
- ISDN physical interface.

#### EIA-232-D

Membatasi pada kabel konektor khusus.

InterfaceinidipakaimenghubungkanDTEdevicekevoice-grademodemuntukdigunakan pada sistim telekomunikasi analog umum.

#### Spesifikasinya:

- Spesifikasimekanikal,lihatgambar9.4dimana25kabelyangdihubungkanpada konektor DB-25, dipakai untk menghubungkan DTE ke DCE.
- Spesifikasi elektrikal, level tegangan:
  - untuk binary : tegangan < -3 volt ditafsirkan sebagai binary 1</li>
     tegangan > +3 volt ditafsirkan sebagai binary 0
  - untuk sinyal control : tegangan < -3 volt menyatakan kondisi OFF</li>
     tegangan > +3 volt menyatakan kondisi ON.
     Sinyal rate < 20 Kbps dan jarak < 15 m.</li>
- Spesifikasi fungsional, lihat tabel 9.1

| V.24            | EIA-<br>232 | Name                                    | Direction<br>to: | Function                                                                                |  |  |  |  |
|-----------------|-------------|-----------------------------------------|------------------|-----------------------------------------------------------------------------------------|--|--|--|--|
| DATA SIGNALS    |             |                                         |                  |                                                                                         |  |  |  |  |
| 103             | BA          | Transmitted Data                        | DCE              | Transmitted by DTE                                                                      |  |  |  |  |
| 104             | BB          | Received Data                           | DTE              | Received by DTE                                                                         |  |  |  |  |
| 118             | SBA         | Secondary Transmitted Data              | DCE              | Transmitted by DTE                                                                      |  |  |  |  |
| 104             | SBB         | Secondary Received Data                 | DIE              | Received by DTE                                                                         |  |  |  |  |
| CONTROL SIGNALS |             |                                         |                  |                                                                                         |  |  |  |  |
| 105             | CA          | Request to send                         | DCE              | DTE wishes to transmit                                                                  |  |  |  |  |
| 106             | СВ          | Clear to send                           | DIE              | DCE is ready to receive; response to Request to send                                    |  |  |  |  |
| 107             | CC          | DCE ready                               | DIE              | DCE is ready to operate                                                                 |  |  |  |  |
| 108.2           | CD          | DTE ready                               | DCE              | DTE is ready to operate                                                                 |  |  |  |  |
| 125             | CE          | Ring indicator                          | DIE              | DCE is receiving a ringing signal<br>on the channel line                                |  |  |  |  |
| 109             | CF          | Received line signal detector           | DIE              | DCE is receiving a signal within<br>appropriate limits on the channel<br>line           |  |  |  |  |
| 110             | CG          | Signal quality detector                 | DIE              | Indicates whether there is a high<br>probability of error in the data<br>received       |  |  |  |  |
| 111             | CH          | Data signal rate selector               | DCE              | Selects one of two data rates                                                           |  |  |  |  |
| 112             | CI          | Data signal rate selector               | DIE              | Selects one of two data rates                                                           |  |  |  |  |
| 133             | CJ          | Ready for receiving                     | DCE              | On/off flow control                                                                     |  |  |  |  |
| 120             | SCA         | Secondary request to send               | DCE              | DTE wishes to transmit on reverse channel                                               |  |  |  |  |
| 121             | SCB         | Secondary clear to send                 | DIE              | DCE is ready to receive on reverse channel                                              |  |  |  |  |
| 122             | SCF         | Secondary received line signal detector | DIE              | Same as 109, for reverse channel                                                        |  |  |  |  |
| 140             | RL          | Remote loopback                         | DCE              | Instructs remote DCE to loop back signals                                               |  |  |  |  |
| 141             | LL          | Local loopback                          | DCE              | Instructs DCE to loop back signals                                                      |  |  |  |  |
| 142             | TM          | Test mode                               | DIE              | Local DCE is in a test condition                                                        |  |  |  |  |
|                 |             |                                         | SIGNALS          |                                                                                         |  |  |  |  |
| 113             | DA          | Transmitter signal element timing       | DCE              | Clocking signal; transitions to ON<br>and OFF occur at center of each<br>signal element |  |  |  |  |
| 114             | DB          | Transmitter signal element timing       | DIE              | Clocking signal; both 113 and 114 relate to signals on circuit 103                      |  |  |  |  |
| 115             | DD          | Receiver signal element timing          | DIE              | Clocking signal for circuit 104                                                         |  |  |  |  |
| GROUND          |             |                                         |                  |                                                                                         |  |  |  |  |
| 102             | AB          | Signal ground/common return             |                  | Common ground reference for all circuits                                                |  |  |  |  |

Tabel 9.1. EIA-232-D Interchange Circuits

Interchange circuit-nya dikelompokkan menjadi kategori dari :

- data circuit: ada satu dalam tiap arah sehingga memungkinkan operasifull-duplex.Padaoperasihalf-duplex,databertukarantara2
   DTE(melaluiDCE-nyadanlinkkomunikasi)yanghanyamungkin dalam satu arah pada suatu waktu..
- controlcircuit:ada14buah,8buahpertamaterdapatdalamtabel9.1
   berhubungan dengan transmisi data melalui channel utama dan 6
   buah sirkuit berikutnya (CA,CB,CC,CD,CE,CF) untuk transmisi asynchronous. Sebagaitambahan untuk6sirkuit ini,2control circuit yang lain dipakai dalam transmisi synchronous. 3 control circuit yang berikutnya (SCZ,SCB,SCF) dipakai untuk kontrol channel kedua.
   Gambar 9.10 memperlihatkan test loopback.

Gambar9.5a,outputtransmitterdarimodem dihubungkan ke input receiver, putuskan modem dari line transmisi. Aliran data, dibentuk oleh device user yangdikirimkemodemdandi-loopbackkedeviceuser(mis:komputer).

Tujuannya: mengecek fungsi dari interface dan DCE local (setempat).

Gambar9.5b,modemlokaldihubungkankefasilitastransmisisepertibiasa danoutputreceiverdarimodemyangjauh dihubungkan ke input transmitter darimodemtersebut.Tujuannya:mengujioperasidarichanneltransmisidan remote DCE (DCE yang jauh).

Selamakeduabentuktest,DCEmengaktifkantestmodecircuit.Tabel9.2 memperlihatkan aturan dari circuit test loopback.

timing circuit: ada 3 yang dapat dipakai dengan transmisi synchronous; hal ini melengkapipulsa-pulsaclock.Ketika DCE mengirim data melalui sirkuit BB, jugamengirimtransisi1-0dan0-1padaDD,dengan waktutransisi pada tengahtengahdaritiapelemensinyalBB.KetikaDTEmengirimdata,baik DTE atau DCE dapat memberikan pulsa-pulsa timing.

| Local Loopb     | ack       | Remote Loopback |                    |                     |  |
|-----------------|-----------|-----------------|--------------------|---------------------|--|
| Circuit         | Condition | Circuit         | Local<br>Interface | Remote<br>Interface |  |
| DCE Ready       | ON        | DCE Ready       | ON                 | OFF                 |  |
| Local Loopback  | ON        | Local Loopback  | OFF                | OFF                 |  |
| Remote Loopback | OFF       | Remote Loopback | ON                 | OFF                 |  |
| Test Mode       | ON        | Test Mode       | ON                 | ON                  |  |

Tabel 9.2. Setting Circuit Loopback untuk EIA-232-D dan EIA-530



(a) Local loopback Testing



(b) Remote loopback Testing

#### Gambar 9.5. Lokal dan remote feedback dengan EIA-232-D

 Spesifikasi prosedural, mendefinisikan rangkaian didalam mana berbagai sirkuit dipakai untuk aplikasi khusus. Contohnya : dua device yang dihubungkan melalui jaringan telepon.

#### Modem DCEmemerlukan sirkuit:

- Signal ground (AB)
- Transmitted data (BA)
- Received data (BB)
- Request to send (CA)
- Clear to send (CB)
- DCE ready (CC)
- Received line signal detector (CF)
- DTE ready
- Ring indicator.

Gambar9.6menggambarkanlangkah-langkahyangterlibatdalammen-dialupoperasihalf- duplex. Padakasusini,panggilandarisuatuterminalkesuatukomputer.Komputerharusbersedia menerima panggilan, dengan mengindikasikan modem-nya dengan mengeset DTR ke ON. Ketikasuatucall(panggilan)masuk,modemmengindikasinyadenganmembunyikantone, modem memberi tanda pada komputer dengan ring indicator. Kemudian komputer akan merespondenganmengesetRTSkeONuntukmengindikasikankemodembahwaakanada

transmisi.Modemmemulaitransmisisuatufrekuensi carrier pada line telephone dan mengeset CTSuntuk memberi sinyal ke komputer bahwatransmisi dapat dimulai.Carrier tone memberi tanda pada modem yang lain bahwa data akan tiba.Terminal menerima data melalui modem sampai carrier-nya turun. Terminal sekarang dapat mentransmisi message-nya, dimulai denganRTS,CTShandshakedenganmodem.Akhirnya,salahsatusisimenggantungdan pertukaran berakhir.

Gambar 9.7 menggambarkan null modem dimana 2 DTE dihubungkan langsung dimana keduaDTEakanmenganggapbahwamerekaterhubungkankemodem.Haliniuntukkeadaan dimana jarak 2 device sangat dekat.

.



Gambar 9.6 OperasiDial-up pada EIA-232-D



Gambar 9.7. Null modem.

#### EIA-530 DENGAN RS-422-A DAN RS-423-A

Beroperasipadadataratedari20Kbpssampai2Mbpsmemakai25pin,konektorDB-25 seperti pada EIA-232-D.

Dinyatakan dalam 2 EIA standar lainnya:

RS-423-A, mengkhususkan pada unbalanced transmision dimana memakai suatu

konduktor tunggal untuk membawa sinyal.

Tegangan positif antara 2 dan 6 volt ditafsirkan sebagai binary 0.

Tegangan negatif antara 4 dan 6 volt ditafsirkan sebagai binary 1.

Data rate: 3 Kbps pada 1000 m sampai 300 Kbps pada 10 m.

RS-422-A, mengkhususkan pada balanced transmision dimana memakai dua

konduktor. Sinyal ditransmisi sebagai arusyang melewati konduktor pertama dan

kembali pada konduktor lainnya.

Perbedaan tegangan antara 2 sirkuit dalam range 2 - 6 volt ditafsirkan

sebagai suatu digit binary (pensinyalan differensial pada data digital), dengan

perbedaan arah menentukan apakah ditafsirkan sebagai binary 0 atau 1.

Data rate: 100 Kbps pada 1200 m sampai 10 Mbps pada 12 m.

YangtidakdidukungolehEIA-530yaituringindicator,signalqualitydetector,datasignalrate selector,

dan 5 sirkuit kedua.

ISDN PHYSICAL CONNECTOR

Padaterminologiini,koneksifisikantaraterminalequipment(TE)dannetwork-terminating equipment

(NT).

Sirkuittransmittermentransmisikontrolinformasidalambentukmessagedaninformasiinidi-

multiplex kedalam interface yang samadengan data, menggunakan teknik synchronous TDM.

Binary 1 diwakili oleh ketiadaan tegangan.

Binary 0 diwakili oleh pulsa positif atau negatif.

Data rate: 192 Kbps.

### Daftar Pustaka

- 1. DC Green, Komunikasi Data, Penerbit ANDI Yogyakarta, 1995
- 2. WilliamStallings, KomunikasiData, Penerbit Salemba Teknika, 2001
- 3. Hendra Wijya, Belajar Sendiri Cisco Router, Elex Media Komputindo, 2001
- 4. Hendra Wijaya, Belajar Sendiri Switch Cisco, Elex Media Komputindo, 2002
- 5. Harry Prihanto, Pengantar Jaringan, www.ilmukomputer.com, 2003
- 6. CiscoPress, CCNA Basics, www.cisco.com, 2003

Daftar Pustaká